# РОССИЙСКАЯ АКАДЕМИЯ НАУК СИБИРСКОЕ ОТДЕЛЕНИЕ

### АВТОМЕТРИЯ

<u>№ 6</u>

94

1993

## КРАТКИЕ СООБЩЕНИЯ

УДК 658.512.001.56

#### А. Ю. Булгаков, А. Н. Касперович, Э. Р. Сабиржанов

#### (Новосибирск)

### ПОВЕДЕНЧЕСКАЯ МОДЕЛЬ ДЕЛЬТА—СИГМА-МОДУЛЯТОРА С НЕИДЕАЛЬНЫМИ КОМПОНЕНТАМИ

Описывается поведенческая модель дельта—сигма-модулятора верхнего уровня, которая позволяет определить основной параметр такого устройства спектр мощности выходного сигнала — в зависимости от его порядка и коэффициента передискретизации, а также от различных неидеальностей его аналоговых компонентов.

Введение. С развитием и совершенствованием в микроэлектронике технологии КМОП-процессов появилась возможность реализации сложных систем цифровой обработки сигналов в микроэлектронном исполнении. Возникающая при этом задача взаимодействия этих систем с внешним миром решается путем реализации на кристалле аналоговых подсистем ввода-вывода. Перспективным методом построения подобных подсистем является применение дельта—сигма-модуляции (или шумового шейпинга), которая позволяет минимизировать число аналоговых прецизионных компонентов, использовать единый технологический цикл для изготовления как цифровых, так и аналоговых узлов на одной подложке и не требует таких дорогостоящих технологических решений, как лазерная подгонка.

Основными интегральными оценками, характеризующими качество работы дельта—сигма-модуляторов, являются отношение сигнал/шум и отношение сигнал/общие гармонические искажения (SNR и THD), поскольку системы цифровой обработки сигналов оперируют именно этими понятиями.

В процессе проектирования дельта—сигма-модуляторов ( $\Delta\Sigma M$ ) возникает необходимость в создании их поведенческих моделей верхнего уровня. Под поведенческой моделью верхнего уровня понимается набор подпрограмм, которые позволяют проектировщику получить оценки SNR и THD создаваемых устройств. Необходимо подчеркнуть, что этого добиться нельзя, применяя только средства моделирования на уровне полупроводниковых приборов (нижний уровень) типа программы SPICE. С помощью программы SPICE компьютерный анализ переходного процесса одного такта модулятора при приемлемой точности занимает десятки минут, тогда как для оценки спектра мощности выходного сигнала необходимо иметь в распоряжении десятки тысяч таких тактов.

В модели должны быть учтены и формализованы всевозможные несовершенства модулятора в виде различных макромоделей его компонентов. Здесь под макромоделью понимается некая упрощенная формализация различного рода неидеальностей аналоговых электронных компонентов и реализация этих неидеальностей в виде набора подпрограмм, которые «встраиваются» в «идеальную» модель, соответствующим образом модифицируя ее и «ухудшая» SNR и THD.

Подобные работы широко ведутся за рубежом [1, 2]. Модели, описанные в этих работах, используются их разработчиками для своих собственных целей и не доступны широкому пользователю. Например, в [2] сообщается о создании высококачественной поведенческой модели, которая описывает поведение всевозможных конфигураций модуляторов, но практически подробного описания не дается. В связи с этим было принято решение на основе критического анализа существующих моделей разработать собственную поведенческую модель верхнего уровня, которая позволила бы решить конкретные задачи, стоящие перед авторами данной работы, с использованием относительно скромных вычислительных ресурсов персональных компьютеров.

Дельта—сигма-модулятор. Модель должна быть синтезирована в виде разностных уравнений и реализована в виде набора подпрограмм. Чтобы ее синтезировать, необходимо понимание основных концепций дельта—сигмамодуляции.

Дельта—сигма-преобразование основывается на передискретизации входного сигнала (выборе частоты дискретизации, много большей, чем частота Найквиста) и «выталкивании» шума квантования в область высоких частот. Высокочастотная ошибка квантования при этом может быть удалена средствами обычной цифровой фильтрации [3, 4].

В отличие от обычных АЦП в ΔΣМ квантованию подвергается накопленная сумма ошибок квантования на предыдущих тактах через обратную связь. Это позволяет избежать чрезмерно большой передискретизации, используемой в обычных АЦП для получения того же самого эффекта уменьшения уровня шума квантования в полосе пропускания.

На рис. 1 изображена блок-схема дискретного во времени ΔΣМ 1-го порядка [3]. Он содержит идеальный интегратор, накапливающий предысторию ошибки квантования, и квантователь, охваченные обратной связью. Выходной сигнал ΔΣМ — битовый поток данных — подается на вход цифрового фильтра, на выходе которого образуются отсчеты, следующие с найквистовой частотой после соответствующей децимации.

Разностное уравнение, связывающее входной, выходной сигналы  $\Delta \Sigma M$  и ошибку квантования, является основой «идеальной» поведенческой модели верхнего уровня и записывается в Z-плоскости, исходя из рис. 1, следующим образом:

$$Y(z) = X(z)z^{-1} + (1 - z^{-1})E(z).$$
<sup>(1)</sup>

Из (1) видно, что на выходе модулятора, помимо задержанного на один такт полезного сигнала, содержится шумовая составляющая со спектральной плотностью вида

$$N(z) = (1 - z^{-1})E(z).$$
 (2)

Это эквивалентно пропусканию исходного шума квантования с равномерным спектром E(z) через фильтр верхних частот (дифференциатор) и тем самым «выталкиванию» его из области частот полезного сигнала.



. 95



Эффективным способом улучшения параметров  $\Delta \Sigma M$  является увеличение его порядка. Увеличение порядка в однокаскадном  $\Delta \Sigma M$  достигается последовательным включением нескольких интеграторов, а в многокаскадных — подачей на вход последующего каскада ошибки квантования предыдущего каскада.

Однако в первом случае при увеличении порядка модулятора могут возникнуть проблемы его устойчи-

вости (если будет по-прежнему использоваться однобитовый квантователь) [3, 5]. Во втором случае можно избежать этих проблем, но зато могут появиться вопросы, связанные с повышенной чувствительностью к рассогласованию между компонентами различных каскадов, что ужесточит требования к совершенству технологического процесса [5].

Исходными данными для моделирования поведения  $\Delta \Sigma M$  являются полоса пропускания преобразуемых АЦП-сигналов и разрешение (число разрядов) проектируемого АЦП. Из этих параметров однозначно определяются SNR и THD. Исходя из этих требований проектировщик должен выбрать коэффициент передискретизации модулятора, его порядок, структуру, а также предельно допустимые значения неидеальностей аналоговых компонентов. При этом необходимо также определить и параметры цифровой части АЦП-фильтров и дециматоров.

Формализация макромоделей неидеальностей электронных компонентов дельта—сигма-модулятора. Учет неидеальностей  $\Delta \Sigma M$  должен осуществляться уже с учетом конкретных принципиальных, а не абстрактных блок-схем.

В настоящее время  $\Delta \Sigma M$  аналоговых систем ввода информации (АЦП) реализуются с использованием технологии переключаемых конденсаторов. Упрощенный вариант принципиальной схемы ключевого неинвертирующего интегратора (основного узла  $\Delta \Sigma M$ ), реализованный с использованием этой технологии, представлен на рис. 2. Данная схема хорошо подходит для микроэлектронного исполнения с использованием стандартного КМОП-процесса и привлекательна тем, что является нечувствительной к паразитным емкостям на подложку [6].

Один такт работы интегратора осуществляется в две фазы. В течение каждой фазы интегратор имеет определенную конфигурацию (рис. 3, a, b), и анализ схемы удобно проводить, анализируя каждую из них в отдельности. В течение фазы  $F_1$  происходит накопление заряда на входной емкости C, до напряжения входного сигнала, а в течение фазы  $F_2$  — его передача в интегрирующую емкость  $C_1$ . Используя закон сохранения заряда, можно определить, что усиление интегратора равно  $C_2/C_1$  при условии, что все его компоненты идеальны.

Рассматривая рис. 2, 3, *a*, *b*, можно выделить следующие неидеальности компонентов интегратора:

ненулевое сопротивление ключей в открытом состоянии;



- конечный коэффициент усиления ОУ на постоянном токе;

— конечная частота единичного усиления ОУ;

нелинейная характеристика ОУ на постоянном токе;

— конечная скорость нарастания выходного сигнала ОУ;

- наличие шумов (фликкер- и тепловой шумы ОУ, шум ключей вида KT/C).

Влияние ненулевого сопротивления ключей в течение фазы F1 (см. рис. 3, а) проявляется в неполной передаче заряда входной емкости С, входным сигналом к моменту окончания фазы F1. Подробный анализ и соответствующие уравнения переходных процессов на емкости С, которые обусловлены данной неидеальностью, приведены в приложении. При этом не учитывались второстепенные эффекты, в частности зависимость сопротивления ключа от входного сигнала.

Рассмотрим теперь работу интегратора в течение фазы F2. Именно в этот промежуток времени осуществляется интегрирование (т. е. накопление суммы). Рассматривая рис. 3, b, можно видеть, что здесь происходит передача заряда емкости С, в интегрирующую емкость С, через неидеальный ключ. В приложении приводится анализ переходного процесса, в результате которого левая С, и правая С, обкладки стремятся перезарядиться до нуля (в случае идеального ОУ), передавая при этом входной заряд емкости С, в интегрирующую емкость  $C_I$ .

Анализ работы реального интегратора (см. приложение) с учетом нелинейности передаточной характеристики разомкнутого ОУ на постоянном токе позволил получить следующее выражение для выходного напряжения интегратора, которое устанавливается во время действия фазы  $F_2$ :

$$C_{I}[V_{outc} - f(V_{outc})] = C_{I}[V_{outp} - V_{CILPF_{2}}(t)].$$
(3)

Следует отметить, что данная характеристика учитывает также конечность усиления и напряжение смещения нуля.

В выражении (3)  $f(V_{outc})$  — обратное значение передаточной характеристики ОУ (выход — вход) при величине выходного сигнала V<sub>oute</sub> во время текущей фазы F2, а Vout — выходной сигнал интегратора на предыдущем такте (также в фазе  $F_2$ ). CILP $F_2(t)$  — напряжение на левой обкладке конденсатора  $C_1$  в фазе  $F_2$  — описывает процесс передачи заряда от емкости  $C_r$  в интегрирующую емкость С<sub>1</sub> и считается входной переменной алгоритма интегрирования.

Уравнение (3) является нелинейным разностным уравнением, которое решается относительно Voute с использованием стандартной процедуры Ньютона — Рафсона. Нелинейная функция f(Voute) может быть получена средствами анализа схемы по постоянному току с помощью программы моделирования типа SPICE на уровне транзисторов. К табличным данным, полученным с помощью этой программы, «подгоняется» полином третьего или более высокого порядка методом наименьших квадратов с тем, чтобы получить аналитическое выражение для функции  $f(V_{out})$ . Это дает возможность вычислять промежуточные значения  $f(V_{out})$ .

Следует отметить, что уравнение (3) получено для ОУ с идеальными динамическими свойствами. Реальный ОУ не в состоянии повторить в течение фазы  $F_2$  экспоненциальную форму входного напряжения  $V_{CILPF_2}(t)$ . Для того чтобы учесть реальные динамические свойства ОУ, удобно ввести макромо-

дель, блок-схема которой изображена на рис. 4. Здесь g<sub>m</sub> — передаточная проводимость (крутизна) входных транзисторов ОУ, А<sub>0</sub> коэффициент усиления ОУ на постоянном токе, W<sub>1</sub> — положение доминирующего полюса, а I<sub>d</sub> — ток покоя входного дифференциального каскада ОУ. Необходимо отме-



тить, что такая простая модель ОУ адекватно описывает его динамические несовершенства, поскольку ключевые интеграторы обычно реализуются с помощью элементов на переключаемых конденсаторах и транскондуктивных ОУ [7], работающих только на емкостную нагрузку и не имеющих мощных выходных каскадов.

Из рис. 5 видно, что отклик ОУ на ступенчатое воздействие состоит из двух частей — пилообразной и экспоненциальной. Первая часть описывает выходной сигнал ОУ, когда входной каскад не может обеспечить требуемый ток. Это приводит к пилообразному изменению выходного напряжения. После окончания первой части отклика ОУ начинается процесс линейного установления усилителя.

Уравнение, описывающее реакцию ОУ, с учетом вышеприведенных неидеальностей для  $t > t_x$  имеет вид

$$V_{\text{outc}}(t) = V_{\text{outc}} - SR\tau_{OA} e^{-c[(t-t_x)/\tau_{OA}]}.$$
(4)

В уравнении (4)  $SR = I_d/g_m$  — скорость нарастания выходного сигнала ОУ, а t<sub>x</sub> — время окончания пилообразного участка отклика ОУ, которое определяется как

$$t_x = \frac{V_{outc} - V_{outp}}{SR} - \tau_{oA}.$$
 (5)

Если V<sub>CILPF2</sub>(t) (напряжение на левой обкладке интегрирующей емкости) представить как суперпозицию ступенчатых приращений, то (4) описывает реакцию на каждое из них. В этом уравнении Voute определяется из решения уравнения (3) для определенного ступенчатого воздействия как установившееся значение выходного сигнала ОУ, поскольку (3) не учитывает динамические несовершенства ОУ. Окончательный отклик ОУ на  $V_{CILPF_2}(t)$  будет представлен в виде суперпозиции откликов вида (4), сдвинутых во времени таким же образом, как и входные ступенчатые приращения. Количество ступенек определяется из компромисса между точностью и временем моделирования. За время t в уравнении (4) берется время окончания фазы F2. Полученное значение суперпозиции определяет выходное напряжение интегратора



98

AN DATE THE

к окончанию фазы  $F_2$  и является входным значением следующего интегратора или компаратора  $\Delta \Sigma M$  в зависимости от его порядка. Все вышеупомянутые уравнения «встроены» в поведенческую модель  $\Delta \Sigma M$  и реализованы в виде подпрограмм.

Внутренние шумы также учитывались при поведенческом моделировании. Принимались во внимание шумы транзисторных ключей вида КТ/С, тепловые шумы ОУ и шум вида 1/f. При моделировании осуществлялось добавление на каждом временном такте программно-сгенерированного гауссова шума, среднеквадратичное значение которого определялось из анализа шума при молевиовании .ОХ\_по. лепемерному. току, с\_помощью, прогламмы SPICE. В ные емкости ключей и помех от источников питания в сигнальный тракт, так как конфигурация исследуемого модулятора была выбрана полностью дифференциальной.

Комплекс программ написан на Паскале. Ввод параметров для моделирования осуществлялся в диалоговом режиме. Результаты моделирования выводились на экран дисплея в виде графиков.

Некоторые результаты использования макромоделей. Основной целью проведенного моделирования был выбор параметров  $\Delta \Sigma M$ , при которых обеспечивались бы требуемые значения SNR и THD. Его результаты позволили оценить основные параметры  $\Delta \Sigma M$  для конкретных технических решений и задач.

В качестве примера на рис. 5 показан отклик ключевого интегратора, изображенного на рис. 2 в течение фазы F<sub>2</sub>. Интегратор был синтезирован с использованием макромоделей неидеальной динамики транскондуктивного ОУ, его нелинейного статического поведения и неидеальных ключей модуля-



Puc. 6

тора. Частота единичного усиления ОУ была выбрана равной 20 МГц, скорость нарастания определялась исходя из тока покоя дифференциального каскада, передаточной проводимости входных транзисторов и частоты единичного усиления. Значения емкостей и сопротивлений ключей в открытом состоянии были выбраны исходя из допустимого уровня шумов вида КТ/С. В отклике явно выражены конечная скорость нарастания и экспонента, обусловленная доминирующим полюсом ОУ.

На рис. 6 приведен спектр мощности выходного сигнала  $\Delta \Sigma M$ , полученный в результате «прогона» поведенческой модели со «встроенными» макромоделями неидеальностей. Для того чтобы получить спектр мощности в речевом диапазоне (0—4 кГц) со спектральным разрешением 15,5 Гц понадобилось около 25 мин работы компьютера со скромными вычислительными ресурсами типа IBM PC/AT.

Заключение. Создана поведенческая модель дельта—сигма-модулятора, реализованная в виде набора подпрограмм. В модель были «встроены» основные неидеальности электронных компонентов модулятора: конечное значение сопротивления открытого МОП-ключа, конечная скорость нарастания выходного сигнала операционного усилителя, конечный коэффициент усиления, конечное значение частоты единичного усиления ОУ с разомкнутой обратной связью, нелинейность хара, геристики ОУ на постоянном токе, наличие внутренних шумов. Модель позволяет осуществлять проектирование  $\Delta\Sigma M$ : выбирать параметры его реальных компонентов исходя из спектра мощности выходного сигнала модулятора и соответственно SNR и THD. Созданная модель была использована при разработке принципиальных схем дельта—сигмамодулятора речевого кодека.

#### приложение

Анализ работы интегратора удобно проводить, рассматривая каждую фазу отдельно. В течение фазы  $F_1$  схема, изображенная на рис. 3, имеет конфигурацию, приведенную на рис. 3, *а*. Из данного рисунка видно, что в течение фазы  $F_1$  меняется напряжение только на емкости  $C_r$ . Уравнение, описывающее переходный процесс на конденсаторе  $C_r$ , имеет вид

$$V_{C_{g}F_{1}}(t) = V_{\text{in}C_{g}F_{1}} + (V_{C_{g}\text{ in}F_{1}} - V_{\text{in}C_{g}F_{1}})e^{-[t/2(R_{\text{on}}C_{g})]}.$$
 (II1)

В этом уравнении  $V_{inC, F_1}$  есть входное напряжение, а  $V_{C, inF_1}$  является начальным условием данного переходного процесса. Следовательно, заряд, полученный емкостью C, в течение фазы  $F_1$ , будет:

$$C_s V_{\text{diff}} = C_s V_{C_s F_1}(t). \tag{(12)}$$

Рассмотрим теперь работу цепи во время действия фазы  $F_2$ . Конфигурация интегратора для данного случая изображена на рис. 3, b. Из данного рисунка видно, что полярность прикладываемого ко входу ОУ напряжения противоположна полярности входного. Следуя закону сохранения заряда, можно определить напряжение, до которого стремится зарядиться левая обкладка  $C_i$ , из следующего уравнения:

$$C_{I}[V_{outp} - f(V_{outp})] - C_{I}V_{diff} = C_{I}[V_{outp} - V_{X}], \qquad (\Pi 3)$$

Здесь  $V_{outp}$  — предыдущее состояние интегратора. Учитывая, что  $C_s/C_l = K$  есть усиление интегратора, искомое напряжение находится из (П4):

$$V_x = KV_{\text{diff}} + f(V_{\text{outp}}). \tag{\Pi4}$$

Так как начальное значение напряжения на левой обкладке  $C_i$  равно  $f(V_{outp})$ , можно записать уравнение, описывающее данный переходный процесс:

$$V_{\text{CHPF}_2}(t) = V_x + [f(V_{\text{outp}}) - V_x] e^{-[t/(2R_{\text{out}}C_I)]}.$$
 (II5)

Одновременно на это изменение напряжения начинает реагировать ОУ, так как оно прикладывается к его входу. Допуская, что ОУ обладает бесконечной полосой пропускания и неограниченной скоростью нарастания, можно определить асимптотическое значение напряжения на правой обкладке C<sub>1</sub>:

$$C_{I}[V_{\text{oute}} - f(V_{\text{oute}})] = C_{I}[V_{\text{outp}} - V_{\text{CILPF}_{2}}(t)]. \tag{\Pi6}$$

В этом уравнении  $V_{oute}$  есть искомое асимптотическое значение напряжения как отклик на входное приращение  $V_{CILPF_2}(t)$ , а  $V_{outp}$  — предыдущее состояние интегратора.

Уравнение, описывающее переходный процесс на конденсаторе C, в фазе  $F_2$ , может быть использовано для определения начальных условий следующей фазы  $F_1$  следующего такта  $V_{C, inF_1}$  и имеет вид

$$V_{C_s \text{ in}F_1} = f(V_{\text{outc}}) + [V_{C_s F_1}(t) - f(V_{\text{outc}})] e^{-[t/(2R_{\text{on}}C_s)]}.$$
(II7)

#### СПИСОК ЛИТЕРАТУРЫ

- 1. Bishop R. J., Paulos J. J., Steer M. B., Ardalan S. H. Table-based simulation of delta-sigma modulators // IEEE Trans. Circuits and Syst.-1990.-N 3.
- 2. Wolff C. M., Carley L. R. Simulation of delta—sigma modulators using behavioral models // ISCAS.—1990.—N 1.
- <sup>4</sup>. Candy J. C. A use of limit cycle oscillation to obtain robust analog-to-digital converters // IEEE Trans. Commun.—1974.—N 5.
- Ribner D. B. A comparison of modulations networks for high order oversampled delta—sigma analog-to-digital converters // IEEE Trans. Circuits and Syst.—1991.—N 2.
- 6. Unbehauen R., Cichocki A. MOS SC and Continuous-Time Integrated Circuits and Systems.— Berlin: Springer—Verlag, 1989.
- 7. Gray P. R., Meyer R. G. MOS operational amplifier design a tutorial overview // IEEE J. Solid-State Circuits.—1982.—N 6.

Поступило в редакцию 15 июня 1993 г.

101